WO1998013699A1 - Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung - Google Patents

Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung

Info

Publication number
WO1998013699A1
WO1998013699A1 PCT/DE1997/002164 DE9702164W WO9813699A1 WO 1998013699 A1 WO1998013699 A1 WO 1998013699A1 DE 9702164 W DE9702164 W DE 9702164W WO 9813699 A1 WO9813699 A1 WO 9813699A1
Authority
WO
WIPO (PCT)
Prior art keywords
values
current
voltage
measuring device
digital
Prior art date
Application number
PCT/DE1997/002164
Other languages
English (en)
French (fr)
Inventor
Klaus Windsheimer
Original Assignee
Siemens Aktiengesellschaft
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens Aktiengesellschaft filed Critical Siemens Aktiengesellschaft
Priority to CA002266721A priority Critical patent/CA2266721C/en
Priority to EP97909184A priority patent/EP0928423B1/de
Priority to DE59701980T priority patent/DE59701980D1/de
Publication of WO1998013699A1 publication Critical patent/WO1998013699A1/de
Priority to US09/275,825 priority patent/US6239589B1/en

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R21/00Arrangements for measuring electric power or power factor
    • G01R21/133Arrangements for measuring electric power or power factor by using digital technique

Definitions

  • the invention relates to a measuring device for electrical power and a method for measuring the electrical power.
  • AD converter analog-digital converter
  • a digital filter can be connected downstream of the AD converter in order to compensate for angular errors which result, for example, from a shunt or a current converter.
  • external compensation with an RC circuit is also possible.
  • Such a measuring device requires a large amount of components, which means that it can essentially only be used for high-quality counters with great accuracy.
  • a measuring device in which an analog time delay element is used to compensate for a time delay between two signals, which is connected upstream of a multiplexer.
  • the invention is based on the object of specifying a simple measuring device and a method in which, despite the small number of components, the highest possible measurement accuracy is given when measuring the electrical power with regard to an angular error.
  • the component expenditure should be kept low.
  • the object relating to the measuring device is achieved with a measuring device according to the features of claim 1.
  • the invention is based on the basic idea that, based on the prior art, a processing branch with an AD converter can be eliminated, a multiplexer being connected upstream as a replacement for the remaining processing branch.
  • this has the disadvantage that the respective sample values of current and voltage, provided in the sense of value pairs for a power value to be determined, are no longer at the same time but in time.
  • the disadvantage of the temporal offset is used to compensate for angular errors, error compensation being achieved in an incredibly simple manner. This compensates for external angular errors without additional measures or additional components being required. In addition, the angular error compensation can be adjusted.
  • the decimation filter used can be part of the processing device or the AD converter. This allows the formation of multi-bit data words, which enables simple digital tale measured value processing is possible using a computer.
  • the error rate is particularly low.
  • the processing device comprises an average value generator, to which the digital values of one of the input signals can be fed.
  • the output mean values formed then serve with the digitized values of the respective other input signal to form the respective power values. This compensates for an internal angular error that results from a time offset of the current and voltage signals.
  • Performance values are given, which achieve an average effect.
  • the mean value of, for example, two voltage values adjacent to a current value can also be formed directly, which is then ultimated with the current value.
  • the AD converter comprises a sigma-delta modulator.
  • a simple formation of a digital signal is possible in this way. Good linearity and great stability in measured value processing can be achieved with this component.
  • the power values are preferably accumulated in the processing device to form at least one energy value. This can then be saved for billing, for example, or summed up with further subsequent energy values.
  • the measuring device is preferably used for meters for electrical energy and / or power. Integration in a control system for energy measurement is also conceivable. A preferred embodiment of the measuring device is given in a combination of claims 1 to 6. This combines all advantages for the compensation of external and internal angular errors.
  • the serial signal is advantageously an output signal of a multiplexer. This makes it possible to use a particularly simple component.
  • the output signal is subjected to an analog-digital conversion and a digital signal is generated in the process. In this way, simple subsequent digital signal processing is possible.
  • the digital signal is preferably designed as an IBit stream. This results in fast and low-error signal processing.
  • Ibit AD converters have a simple analog circuit, with the formation of high-resolution digital words in the digital part.
  • the IBit stream can then be converted into multi-bit words, so that there is conventional digital signal processing in which conventional components, in particular digital signal processors, are used.
  • the generated power values are preferably accumulated to form an energy value. This gives a simple energy consumption measurement.
  • FIG. 1 shows a block diagram of a power measuring device
  • FIG. 4 shows a block diagram of a decimation filter according to FIG. 3.
  • FIG. 1 shows a measuring device la for measuring the electrical power (single phase) in a schematic diagram.
  • Analog measuring values or signals for a current I and a voltage U which are tapped off by an electrical consumer 2 are fed to the measuring device 1 a as input signals.
  • the two input signals I, U are first fed to a multiplexer 3.
  • This generates a serial signal S at its output, in which the values of the current and voltage signals U, I follow one another alternately.
  • the respective successive signal value pairs are staggered in time with respect to the desired acquisition time.
  • the serial signal S will be explained in more detail later.
  • the serial signal S is subsequently converted with the aid of an analog-digital converter 5 into a digital signal DS, which is fed to a decimation filter.
  • a control logic 15 is assigned to the decimation filter 11.
  • the respective digitized values from the current and voltage signals I and U are multiplied to power values P, which are then made available at the output for further processing. If necessary, further processing of the digitized values of the current and voltage signals I and U, for example an accumulation, can also be provided within the processing device 7, so that energy values E are formed.
  • the processing device 7 is preferably a computer, e.g. with a microcomputer, and / or designed as a digital signal processor.
  • the power or energy values P or E present at the output can be passed on, for example, for forwarding to a registration device or another control technology device - also for remote reading or a display device.
  • the power measurement device la can also be part of an electricity meter.
  • FIG. 2 shows more details on signal processing.
  • a section of the digital signal DS fed to the decimation filter 11 is shown, current and voltage values I and U being shown in succession.
  • Adjacent current and voltage values I and U are staggered in time.
  • II to 13 and Ul to U3 mean values that follow one another in time. If these values were multiplied directly in the sense of current-voltage pairs (eg II x Ul, 12 x U2 etc.), an angle error would result, as already described above.
  • a first possibility of error compensation of internal angle errors is achieved by always successive current and voltage values (for example the values Ul and II, II and U2, U2 and 12 etc.) being multiplied with one another.
  • a quasi double number of power values is thus generated, each of which contains an inaccuracy or an angular error, but in total achieves an averaging, which compensates for an internal angular error, for example due to the multiplexer.
  • a second possibility of error compensation is given by direct averaging.
  • the average of Ul and U2 is formed, i.e. ([U1 + U2] / 2), which is then multiplied by the current value II for power calculation.
  • the averaging takes place in the digital processing device 7, which for this purpose comprises a suitable averager, for example a program module.
  • the analog-digital converter 5a comprises a sigma-delta modulator ⁇ , which generates an IBit current at its output as a digital signal DS.
  • the subsequent digital processing device 7a comprises a decimation filter 11 and a downstream multiplier 13.
  • the decimation filter 11 is used for the U conversion of the IBit stream into multi-bit words. Multi-bit words can be processed particularly easily by digital signal processors or microcomputers. This applies in particular to the implementation of the downstream multiplier 13. This works according to the procedure already described above. Control logic 15 is assigned to decimation filter 11, with which the conversion of the IBit current into multi-bit words can be adjusted.
  • Periods, waiting times or waiting cycles ti and tu are inserted between the current and voltage values I and U shown in FIG.
  • the insertion is effected by the control logic 15.
  • the waiting cycles ti, tu are principally to avoid overcoupling between successive values, in particular the values of current and
  • the waiting cycles ti, tu are used advantageously in the present case.
  • the waiting cycles ti, tu are namely adjustable. This adjustability can be parameterized, e.g. between 1 and 128 bars.
  • the waiting time tu between current II and subsequent voltage U2 is, for example, only a few cycles, e.g. 6 cycles, fixed.
  • a phase angle can be generated by the suitable selection of the waiting clocks ti between voltage U2 and subsequent current 12, and an angle error can thus be compensated for. This applies in particular to converter faults such as those e.g. occur during the acquisition of measured values and can be excellently balanced in this way.
  • the present measuring device 1a, 1b Only a few components are required in the present measuring device 1a, 1b. When running as an ASIC, only a small chip area is required. The electricity consumption is very low. Modulation overcouplings via the supply voltage or via the substrate of the ASIC are also kept low.
  • FIG. 4 shows a possible embodiment of the decimation filter 11 in detail. It essentially comprises a multiplexer 17, to which a high-pass filter 19a or 19b for the respective value of current or voltage is assigned at its outputs. The generated multi-bit values are then available at the outputs as described above.
  • the measuring devices shown are also suitable for processing other signals, e.g. for processing additional temperature signals, or for multi-phase signal processing, e.g. suitable for three-phase current, whereby compensation can also be provided for the other signals by means of a waiting time parameterization in the manner described above.
  • a variable window width in the decimation filter 11 is also conceivable, which in principle also means a
  • Phase angle can be generated in the sense described above. Additional circuitry or procedural measures may be required.
  • the measuring devices shown are particularly suitable for use in electricity meters for measuring electrical energy, e.g. for single or multi-phase household meters.
  • individual features of the different designs can advantageously be combined with one another within the scope of the expert ability, without the

Abstract

Um einen einfachen Schaltungsaufbau für eine Meßeinrichtung (1a, 1b) mit hoher Meßgenauigkeit zu erzielen, ist vorgesehen, daß Strom- und Spannungssignale (I bzw. U) eines Verbrauchers (2) einem Multiplexer (3) zugeführt und nach einer Digitalisierung miteinander multipliziert werden. Zur Kompensation von externen Winkelfehlern werden zwischen den Strom- und Spannungswerten (I bzw. U) im digitalen Signal unterschiedliche Wartetakte (ti, tu) erzeugt. Hierzu sind eine Meßeinrichtung (1a, 1b) und ein Verfahren vorgesehen. Eine bevorzugte Anwendung ist bei Elektrizitätszählern gegeben.

Description

Beschreibung
Meßeinrichtung für elektrische Leistung und Verfahren zur Messung der elektrischen Leistung
Die Erfindung betrifft eine Meßeinrichtung für elektrische Leistung und ein Verfahren zur Messung der elektrischen Leistung .
Zur Bestimmung oder Messung von elektrischer Leistung eines elektrischen Verbrauchers ist es bekannt, die erfaßten Stro - und Spannungssignale am Verbraucher jeweils einem Analog-Di- gital-Wandler (AD-Wandler) zuzuführen und in einer nachfolgenden digitalen Verarbeitungseinrichtung miteinander zu mul- tiplizieren. Dabei werden zeitgleiche Werte von Strom und Spannung miteinander verknüpft.
Zur Kompensation von Winkelfehlem, die beispielsweise von einem Shunt oder einem Stromwandler herrühren, kann dem AD- Wandler ein digitales Filter nachgeschaltet sein. Alternativ ist auch eine externe Kompensation mit einer RC-Beschaltung (analoges Filter) möglich. Eine derartige Meßeinrichtung benötigt einen hohen Aufwand an Bauteilen, wodurch sie im wesentlichen nur für hochwertige Zähler mit großer Genauigkeit in Frage kommt.
Aus der DE 26 30 359 C2 ist eine Meßeinrichtung bekannt, bei der zur Kompensation einer Zeitverzögerung zwischen zwei Signalen ein analoges Zeitverzögerungsglied verwendet wird, das einem Multiplexer vorgeschaltet ist.
Aus der DE 195 21 609 AI und der DE 195 21 610 AI ist es im Zusammenhang mit der elektrischen Energiemessung bekannt, ein Dezimationsfilter anzuwenden, das ein wählbares Dezimations- Verhältnis aufweist. Ein Hinweis auf die vorliegende Problematik ist dort nicht gegeben.
Der Erfindung liegt die Aufgabe zugrunde, eine einfache Meßeinrichtung und ein Verfahren anzugeben, bei der bzw. dem trotz geringem Bauteileaufwand eine möglichst hohe Meßgenauigkeit bei der Messung der elektrischen Leistung im Hinblick auf einen Winkelfehler gegeben ist. Bei der Meßeinrichtung soll der Bauteileaufwand gering gehalten sein.
Die Lösung der Aufgabe bezüglich der Meßeinrichtung gelingt erfindungsgemäß mit einer Meßeinrichtung gemäß den Merkmalen des Anspruchs 1.
Der Erfindung liegt der Grundgedanke zugrunde, daß ausgehend vom Stand der Technik ein Verarbeitungszweig mit einem AD- Wandler eliminiert werden kann, wobei als Ersatz dem verbleibenden Verarbeitungszweig ein Multiplexer vorgeschaltet wird. Dies hat jedoch zum Nachteil, daß die jeweiligen im Sinne von Wertepaare für einen zu bestimmenden Leistungswert vorgesehenen Abtastwerte von Strom und Spannung nicht mehr gleichzeitig sondern zeitlich nacheinander liegen.
Mit der vorliegenden Erfindung wird der Nachteil des zeitli- chen Versatzes zur Kompensation von Winkelfehlern verwendet, wobei auf verblüffend einfache Weise eine Fehlerkompensation erzielt wird. Dabei ist eine Kompensation externer Winkelfehler gegeben, ohne daß zusätzliche Maßnahmen oder weitere Bauteile benötigt werden. Zusätzlich ist eine Einstellbarkeit der Winkelfehlerkompensation möglich.
Das verwendete Dezimationsfilter kann Teil der Verarbeitungseinrichtung oder des AD-Wandlers sein. Dies erlaubt eine Bildung von Multi-Bit-Datenwörtern, wodurch eine einfache digi- tale Meßwertbearbeitung mittels eines Rechners möglich ist. Dabei ist die Fehlerrate besonders gering.
Es ist günstig, wenn die Verarbeitungseinrichtung einen Mit- telwertbildner umfaßt, dem die digitalen Werte eines der Eingangssignale zuführbar sind. Die gebildeten Ausgangsmittelwerte dienen dann mit den digitalisierten Werten des jeweils anderen Eingangssignals zur Bildung der jeweiligen Leistungs- werte. Damit wird ein interner Winkelfehler, der sich aus ei- nem Zeitversatz der Strom- und Spannungssignale ergibt, kompensiert .
Dies kann beispielsweise dadurch erfolgen, daß immer jeweils aufeinanderfolgende Strom- und Spannungswerte direkt mitein- ander multipliziert werden, wodurch eine Verdoppelung von
Leistungswerten gegeben ist, die im Summe eine Mittelwertwirkung erzielen. Alternativ kann auch direkt der Mittelwert von beispielsweise zwei einem Stromwert benachbarten Spannungs- werten gebildet werden, der dann mit dem Stromwert ultipli- ziert wird.
Es ist günstig, wenn der AD-Wandler einen Sigma-Delta-Modula- tor umfaßt. Auf diese Weise ist eine einfache Bildung eines Digitalsignals möglich. Mit diesem Bauteil ist eine gute Li- nearität und große Stabilität in der Meßwertverarbeitung erzielbar .
Bevorzugt werden die Leistungswerte in der Verarbeitungseinrichtung zur Bildung zumindest eines Energiewertes akkumu- liert . Dieser kann dann beispielsweise für eine Verrechnung gespeichert oder auch mit weiteren folgenden Energiewerten aufsummiert werden.
Die Meßeinrichtung ist bevorzugt eingesetzt bei Zählern für elektrische Energie und/oder Leistung, wobei selbstverständ- lieh auch eine Integration in einer leittechnische Einrichtung zur Energiemessung denkbar ist. Eine bevorzugte Ausführung der Meßeinrichtung ist in einer Kombination der Ansprüche 1 bis 6 gegeben. Diese vereinigt alle Vorteile zur Kom- pensation externer und interner Winkelfehler.
Die Aufgabe bezüglich des Verfahrens wird erfindungsgemäß gelöst mit den Merkmalen des Anspruchs 7. Auf diese Weise ist eine einfache Kompensation eines Winkelfehlerε mit einfachen technischen Mitteln möglich. Im übrigen gelten für das Verfahren die oben genannten Vorteile der Meßvorrichtung sinngemäß.
Mit Vorteil ist das serielle Signal ein Ausgangεsignal eines Multiplexers. Dadurch ist die Verwendung eines besonders einfachen Bauteils möglich.
Es ist günstig, wenn das Ausgangssignal einer Analog-Digital- Wandlung unterzogen und dabei ein Digitalsignal erzeugt wird. Auf diese Weise ist eine einfache nachfolgende digitale Signalverarbeitung möglich. Bevorzugt ist das Digitalsignal als IBit-Strom ausgebildet. Hierdurch ist eine schnelle und fehlerarme Signalverarbeitung gegeben. lBit-AD-Wandler weisen eine einfache Analogschaltung auf, wobei eine Bildung von hochaufgelösten Digitalworten im Digitalteil gegeben ist.
Anschließend kann der IBit-Strom in Multi-Bitworte umgewandelt werden, so daß eine herkömmliche digitale Signalverarbeitung gegeben ist, bei der herkömmliche Bauteile, insbeson- dere digitale Signalprozessoren, zum Einsatz kommen.
Bei der Umwandlung des IBit-Stromε in Multi-Bitworte sind Wartetakte zwischen den Strom- und Spannungswerten vorgesehen, die eine vorgebbare Länge aufweisen. Auf diese Weise ist eine einstellbare Kompensation gegeben, wobei von gegebenen- falls ohnehin vorhandenen Wartetakten bei Dezi ationsfiltern Gebrauch gemacht werden kann. In der Fachsprache wird hier auch von Wartezeiten gesprochen.
Bevorzugt werden die erzeugten Leistungswerte zur Bildung eines Energiewertes akkumuliert. Dadurch ist eine einfache Energieverbrauchsmessung gegeben .
Ausführungsbeispiele der Erfindung, weitere Vorteile, Ausge- staltungen und Details werden nachfolgend anhand der Zeichnung näher erläutert. Es zeigen:
FIG 1 ein Blockschaltbild einer Leistungsmeßeinrichtung,
FIG 2 ein Signaldiagramm in einer Prinzipdarstellung,
FIG 3 eine weitere Leistungsmeßeinrichtung, und
FIG 4 ein Blockdiagramm eines Dezimationsfilters gemäß FIG 3.
FIG 1 zeigt eine Meßeinrichtung la zur Messung der elektrischen Leistung (einphasig) in einer Prinzipdarstellung. Der Meßeinrichtung la sind von einem elektrischen Verbraucher 2 abgegriffene analoge Meßwerte oder Signale für einen Strom I und eine Spannung U als Eingangsεignale zugeführt . Die beiden Eingangssignale I, U werden zunächst einem Multiplexer 3 zugeführt. Dieser erzeugt an seinem Ausgang ein serielles Signal S, in welchem die Werte des Strom- und des Spannungs- Signals U, I abwechselnd aufeinander folgen. Die dabei jeweils aufeinanderfolgenden Signalwertpaare sind im Hinblick auf den gewünschten Erfassungszeitpunkt zeitlich zueinander versetzt. Das serielle Signal S wird später noch näher erläutert . Das serielle Signal S wird nachfolgend mit Hilfe eines Ana- log-Digital-Wandlers 5 in ein digitales Signal DS umgewandelt, das einem Dezimationsfilter zugeführt ist. Dem Dezimationsfilter 11 ist eine Steuerlogik 15 zugeordnet. In einer dem Dezimationsfilter 11 nachgeschalteten digitalen Verarbeitungseinrichtung 7 werden die jeweiligen digitalisierten Werte vom Strom- und vom Spannungssignal I bzw. U zu Leistungswerten P multipliziert, die dann am Ausgang für eine weitere Verarbeitung zur Verfügung gestellt werden. Gegebe- nenfalls kann auch innerhalb der Verarbeitungseinrichtung 7 eine weitere Verarbeitung der digitalisierten Werte vom Strom- und vom Spannungssignal I und U, z.B. eine Akkumulierung, vorgesehen sein, so daß Energiewerte E gebildet werden.
Die Verarbeitungseinrichtung 7 ist bevorzugt als Rechner, z.B. mit einem Mikrocomputer, und/oder als digitaler Signalprozessor ausgebildet. Die am Ausgang anstehenden Leistungsoder Energiewerte P bzw. E können beispielsweise für eine Weitergabe an eine Registriereinrichtung oder eine sonstige leittechnische Einrichtung - auch für eine Fernablesemöglich- keit oder eine Anzeigevorrichtung - weitergegeben werden. Speziell kann die Leistungsmeßeinrichtung la auch Teil eines Elektrizitätszählers sein.
Die Darstellung gemäß FIG 2 zeigt nähere Details zur Signalverarbeitung. Gezeigt ist dabei ein Ausschnitt des dem Dezimationsfilter 11 zugeführten digitalen Signals DS, wobei aufeinanderfolgend Strom- und Spannungswerte I bzw. U gezeigt sind. Jeweils benachbarte Strom- und Spannungswerte I bzw. U sind, wie bereits oben erwähnt, zeitlich zueinander versetzt. Mit II bis 13 bzw. Ul bis U3 sind zeitlich nacheinanderfol- gende Werte gemeint. Bei der direkten Multiplizierung dieser Werte miteinander im Sinne von Strom-Spannungspaaren (z.B. II x Ul, 12 x U2 usw.) würde sich, wie bereits oben beschrie- ben, ein Winkelfehler ergeben. Eine erste Möglichkeit einer Fehlerkompensation interner Winkelfehler ist dadurch erzielt, daß immer jeweils aufeinanderfolgende Strom- und Spannungswerte (beispielsweise die Werte Ul und II, II und U2 , U2 und 12 usw.) miteinander multipli- ziert werden. Es wird also quasi eine doppelte Anzahl von Leistungswerten erzeugt, die zwar jeweils eine Ungenauigkeit oder einen Winkelfehler beinhalten, jedoch in Summe eine Mittelwertbildung erzielen, wodurch ein Kompensation eines internen Winkelfehlers, z.B. bedingt durch den Multiplexer, ge- geben ist .
Eine zweite Möglichkeit der Fehlerkompensation ist durch eine direkte Mittelwertbildung gegeben. Es wird dazu beispielsweise von Ul und U2 der Mittelwert gebildet, d.h. ( [U1+U2] /2 ) , der dann zur Leistungsberechnung mit dem Stromwert II multipliziert wird. Es sind auch noch weitere Möglichkeiten einer einfachen Mittelwertbildung realisierbar. Die Mittelwertbildung erfolgt in der digitalen Verarbeitungseinrichtung 7, die hierzu einen geeigneten Mittelwertbildner, beispielsweise ei- nen Programmbaustein, umfaßt.
FIG 3 zeigte eine weitere Leistungsmeßeinrichtung lb in einer detaillierten Darstellung. Hier umfaßt der Analog-Digital- Wandler 5a einen Sigma-Delta-Modulator ΣΔ, der an seinem Aus- gang als digitales Signal DS einen IBit-Strom erzeugt.
Die nachfolgende digitale Verarbeitungseinrichtung 7a umfaßt ein Dezimationsfilter 11 und eine nachgeschaltete Multipliziereinrichtung 13. Das Dezimationsfilter 11 dient zur U - Wandlung des IBit-Stromes in Multi-Bitworte. Multi-Bitworte lassen sich besonders einfach von digitalen Signalprozessoren oder Mikrocomputern verarbeiten. Dies gilt insbesondere für die Realisierung der nachgeschalteten Multipliziereinrichtung 13. Diese arbeitet nach der bereits oben beschriebenen Ver- fahrensweise . Dem Dezimationsfilter 11 ist eine Steuerlogik 15 zugeordnet, mit der eine Einstellbarkeit der Umwandlung des IBit-Stromes in Multi-Bitworte gegeben ist.
Zwischen den in FIG 2 dargestellten Strom- und Spannungswerten I bzw. U sind jeweils Zeitabschnitte, Wartezeiten oder Wartetakte ti und tu eingefügt. Die Einfügung wird dabei von der Steuerlogik 15 bewirkt. Die Wartetakte ti, tu sind prinzipiell zur Vermeidung von Überkopplungen zwischen aufeinan- derfolgender Werte, insbesondere den Werten von Strom und
Spannung, vorgesehen. In der Praxis sind diese Wartetakte ti, tu dadurch realisiert, daß nach der Bildung eines Digitalwertes - oder besser: eines Multi-Bitworteε, im Dezimationsfilter 11 der dortige nicht näher gezeigte interne Multiplexer umgeschaltet und das Dezimationsfilter 11 für die Wartezeit zurückgesetzt wird. Es werden also sogenannte "wait states" erzeugt. Hierzu wird auch auf die Ausführungen zur FIG 4 verwiesen.
Diese Wartetakte ti, tu werden vorliegend vorteilhaft genutzt. Die Wartetakte ti, tu sind nämlich einstellbar ausgeführt. Diese Einstellbarkeit ist parametrierbar, z.B. zwischen 1 und 128 Takten. Die Wartezeit tu zwischen Strom II und nachfolgender Spannung U2 ist mit beispielsweise nur we- nigen Takten, z.B. 6 Takten, fest eingestellt. Durch die geeignete Wahl der Wartetakte ti zwischen Spannung U2 und nachfolgendem Strom 12 kann ein Phasenwinkel erzeugt und damit ein Winkelfehler kompensiert werden. Dies gilt insbesondere für Wandlerfehler, wie sie z.B. bei der Meßwerteerfassung auftreten und auf diese Weise hervorragend ausgeglichen werden können .
Bei der vorliegenden Meßeinrichtung la, lb sind nur wenige Bauteile erforderlich. Bei einer Ausführung als ASIC ist eine nur geringe Chipfläche erforderlich. Der Stromverbrauch ist sehr gering. Auch sind Modulationsüberkopplungen über die Versorgungsspannung oder über das Substrat des ASICs gering gehalten.
FIG 4 zeigt eine mögliche Ausführung des Dezimationsfilters 11 im Detail. Es umfaßt im wesentlichen einen Multiplexer 17, dem an seinen Ausgängen jeweils ein Hochpaßfilter 19a bzw. 19b für den jeweiligen Wert von Strom bzw. Spannung zugeordnet ist. An den Ausgängen stehen dann die jeweils erzeugten Multi-Bitwerte wie oben beschrieben an.
Selbstverständlich sind die aufgezeigten Meßeinrichtungen auch für die Verarbeitung weiterer Signale, z.B. für die Verarbeitung zusätzlicher Temperatursignale, oder für eine mehr- phasige Signalverarbeitung, z.B. für Drehstrom, geeignet, wobei auch für die weiteren Signale eine Kompensation durch eine Wartezeitparametrierung nach der oben beschriebenen Art vorgesehen sein kann. Grundsätzlich ist auch eine alternative Kompensation durch eine veränderliche Fensterbreite im Dezi- mationεfilter 11 denkbar, wodurch prinzipiell ebenfalls ein
Phasenwinkel im oben beschriebenen Sinne erzeugbar ist. Hierbei sind ggf. weitere schaltungstechnische oder verfahrenstechnische Maßnahmen erforderlich sein.
Die aufgezeigten Meßeinrichtungen eignen sich insbesondere für eine Anwendung bei Elektrizitätszählern zur Messung der elektrischen Energie, z.B. bei ein- oder mehrphasigen Haushaltszählern. Selbstverständlich sind einzelne Merkmale der verschiedenen Ausführungen im Rahmen des fachmännischen Kön- nens vorteilhaft miteinander kombinierbar, ohne daß der
Grundgedanke der Idee verlassen wird. Wesentlich hierfür ist, daß mittels einer Mittelwertbildung eine Interpolation erzielt ist, die zur Kompensation interner Winkelfehler dient. Weiterhin ist eine einstellbare Winkelfehlerkompensation durch die variable Wartezeit zwischen den Strom- und Span- nungswerten gegeben, durch die auch externe Winkelfehler berücksichtigt sind.

Claims

Patentansprüche
1. Meßeinrichtung (la,lb) für elektrische Leistung mit:
- einem Multiplexer (3), dem als Eingangssignale ein Strom- und ein Spannungssignal (I bzw. U) zuführbar sind,
- einem dem Multiplexer (3) nachgeschalteten Analog-Digital- Wandler (5,5a) und
- einer dem Analog-Digital-Wandler (5,5a) nachgeschalteten digitalen Verarbeitungseinrichtung (7, 7a), welche ein- gangsseitig ein Dezimationsfilter (11) aufweist, dem digitalisierte Werte des Strom- und des Spannungssignals (II bis U3) als serielles Signal (S) zuführbar sind,
wobei dem Dezimationsfilter (11) eine Steuerlogik (15) zuge- ordnet ist, welche jeweils zwischen den zur Bildung von jeweiligen Leistungswerten (P, Pl bis P3) digitalisierten Werten von Strom- und Spannung (II bis U3 ) vorgebbare Wartetakte (ti bzw. tu) erzeugt derart, daß ein vorgegebener Phasenwinkel zwischen den digitalisierten Werten (II bis U3 ) vom Strom- und vom Spannungssignal (I bzw. U) erzeugt ist.
2. Meßeinrichtung nach Anspruch 1, wobei die digitale Verarbeitungseinrichtung (7, 7a) einen Mittelwertbildner umfaßt, dem die digitalisierten Werte (II bis 13 oder Ul bis U3) vom Strom- oder vom Spannungssignal (I bzw. U) zuführbar sind, und dessen Ausgangsmittelwerte zum Bilden der Leistungswerte (P, Pl bis P3 ) mit den digitalen Werten des jeweils anderen Eingangssignals dienen.
3. Meßeinrichtung nach Anspruch 2, wobei die Ausgangsmittelwerte von den digitalisierten Werten der Spannung (Ul bis U3 ) gebildet sind.
4. Meßeinrichtung nach einem der Ansprüche 1 bis 3, wobei der Analog-Digital -Wandler (5a) einen Sigma-Delta-Modulator (ΣΔ) umfaßt .
5. Meßeinrichtung nach einem der Ansprüche 1 bis 4, wobei die Leistungswerte (P, Pl bis P3 ) in der digitalen Verarbeitungseinrichtung (7, 7b) zur Bildung zumindest eines Energiewertes (E) akkumuliert werden.
6. Meßeinrichtung nach einem der Ansprüche 1 bis 5, welche als Elektrizitätszähler dient
7. Verfahren zur Messung von elektrischer Leistung (P) an einem Verbraucher (2) , wobei - fortlaufend Strom- und Spannungswerte (II bis U3) von einem Strom- beziehungsweise Spannungssignal (I bzw. U) erfaßt werden,
- ein serielles Signal (S) erzeugt wird, in welchem die Strom- und Spannungswerte (II bis U3) abwechselnd aufeinan- der folgen,
- zwischen den Strom- und Spannungswerten (II bis U3 ) im seriellen Signal (S) jeweils Wartetakte (ti bzw. tu) vorgebbarer Länge zur Bildung einer Winkelverschiebung erzeugt werden, und - jeweils direkt aufeinanderfolgende Strom- und Spannungswer- te (II bis U3 ) anschließend zur Bildung von jeweiligen Leistungswerten (P, Pl bis P3) jeweils verwendet und gegebenenfalls direkt miteinander multipliziert werden.
8. Verfahren nach Anspruch 7, wobei das serielle Signal (S) durch Multiplexen erzeugt wird.
9. Verfahren nach Anspruch 7 oder 8, wobei das serielle Signal (S) vor der Erzeugung der Wartetakte (ti bzw. tu) einer Analog-Digital-Wandlung unterzogen wird.
10. Verfahren nach Anspruch 9, wobei mit der Analog-Digital- Wandlung ein 1-Bit-Strom (DS) erzeugt wird.
11. Verfahren nach Anspruch 10, wobei der 1-Bit-Strom (DS) nach der Erzeugung der Wertetakte (ti bzw. tu) vor der Multi- plikation in Multi-Bitworte umgewandelt wird.
12. Verfahren nach einem der Ansprüche 7 bis 11, wobei die jeweiligen Leistungswerte (Pl bis P3 ) zur Bildung eines Energiewertes (E) akkumuliert werden.
PCT/DE1997/002164 1996-09-25 1997-09-24 Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung WO1998013699A1 (de)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CA002266721A CA2266721C (en) 1996-09-25 1997-09-24 Measuring device for electrical power and method for measuring the electrical power
EP97909184A EP0928423B1 (de) 1996-09-25 1997-09-24 Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung
DE59701980T DE59701980D1 (de) 1996-09-25 1997-09-24 Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung
US09/275,825 US6239589B1 (en) 1996-09-25 1999-03-25 Method and device for compensating for angle errors when measuring electrical power

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19639410.4 1996-09-25
DE19639410A DE19639410A1 (de) 1996-09-25 1996-09-25 Meßeinrichtung für elektrische Leistung

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US09/275,825 Continuation US6239589B1 (en) 1996-09-25 1999-03-25 Method and device for compensating for angle errors when measuring electrical power

Publications (1)

Publication Number Publication Date
WO1998013699A1 true WO1998013699A1 (de) 1998-04-02

Family

ID=7806874

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE1997/002164 WO1998013699A1 (de) 1996-09-25 1997-09-24 Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung

Country Status (5)

Country Link
US (1) US6239589B1 (de)
EP (1) EP0928423B1 (de)
CA (1) CA2266721C (de)
DE (2) DE19639410A1 (de)
WO (1) WO1998013699A1 (de)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9813982D0 (en) 1998-06-30 1998-08-26 Mem Limited Residual current detection device
GB0000067D0 (en) * 2000-01-06 2000-02-23 Delta Electrical Limited Current detector and current measurement apparatus including such detector with temparature compensation
ATE494661T1 (de) * 2000-09-15 2011-01-15 Radian Res Inc Verfahren und vorrichtung zur analog/digital- umsetzung
US6590380B2 (en) 2000-12-11 2003-07-08 Thomas G. Edel Method and apparatus for compensation of current transformer error
DE10104064C1 (de) * 2001-01-29 2002-10-10 Siemens Metering Ag Zug Kompensationsschaltung für die Phasenverschiebung bei Elektrizitätszählern zum direkten Anschluss
US7249265B2 (en) * 2001-02-23 2007-07-24 Power Measurement, Ltd. Multi-featured power meter with feature key
US6943714B2 (en) * 2002-08-19 2005-09-13 Tdk Semiconductor Corporation Method and apparatus of obtaining power computation parameters
SI21581A (sl) * 2003-07-15 2005-02-28 Iskraemeco Merilno vezje merilnika električne energije z detekcijo napačne priključitve
DE10334517B4 (de) * 2003-07-29 2006-06-14 Texas Instruments Deutschland Gmbh Messgerät für elektrische Energie für ein Wechselstromnetz
DE10361664B4 (de) * 2003-12-30 2009-08-13 Austriamicrosystems Ag Energiezähleranordnung
DE102004010707B4 (de) * 2004-03-04 2013-08-22 Austriamicrosystems Ag Energiezähleranordnung und Verfahren zum Kalibrieren
US7830874B2 (en) * 2006-02-03 2010-11-09 Itron, Inc. Versatile radio packeting for automatic meter reading systems
US20080068213A1 (en) * 2006-07-26 2008-03-20 Cornwall Mark K Managing serial numbering of encoder-receiver-transmitter devices in automatic meter reading systems
US8436744B2 (en) * 2009-01-29 2013-05-07 Itron, Inc. Prioritized collection of meter readings
US20100265095A1 (en) * 2009-04-20 2010-10-21 Itron, Inc. Endpoint classification and command processing
US8836319B2 (en) * 2010-10-29 2014-09-16 Siemens Aktiengesellschaft Method for measuring the current level of an alternating current
KR101234879B1 (ko) * 2011-09-27 2013-02-19 한국전력공사 전력산출 장치 및 방법
CN103364601B (zh) * 2012-03-31 2015-07-08 盛吉高科(北京)科技有限公司 一种基于周期平均和延时窗的电能测量方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2357907A1 (fr) * 1976-07-07 1978-02-03 Heliowatt Werke Kilowattheuremetre a element de mesure statique
EP0377282A1 (de) * 1988-12-02 1990-07-11 General Electric Company Digitale Phasenkompensation für einen elektronischen Zähler
EP0634662A1 (de) * 1993-01-06 1995-01-18 Mitsubishi Denki Kabushiki Kaisha Elektronischer wattstundenzähler
EP0681235A2 (de) * 1994-05-05 1995-11-08 Landis & Gyr Technology Innovation AG Anordnung zum Summieren von Produkten zweier gleichen oder unterschiedlichen Signale

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH557033A (de) * 1972-09-04 1974-12-13 Bauer Messinstrumente Ag Verfahren und einrichtung zur ableitung digitaler messwerte an elektrizitaetsnetzen.
DE3126485A1 (de) * 1981-07-04 1983-01-20 Metrawatt GmbH, 8500 Nürnberg Messanordnung
DE3205840A1 (de) * 1981-07-08 1983-01-27 LGZ Landis & Gyr Zug AG, 6301 Zug Messwert-aufbereiter
BR8305189A (pt) * 1982-09-24 1984-05-02 Sangamo Weston Processo e sistema de amostragem quase assincrono
DE3414520A1 (de) * 1984-04-17 1985-10-24 Fr. Sauter AG, Fabrik elektr. Apparate, Basel Elektronischer energieverbrauchszaehler und verfahren zur messung der elektrischen energie mit einem energieverbrauchszaehler
CH673714A5 (de) * 1985-05-02 1990-03-30 Zellweger Uster Ag
US5301121A (en) * 1991-07-11 1994-04-05 General Electric Company Measuring electrical parameters of power line operation, using a digital computer
DE4221057C2 (de) * 1992-06-26 1997-02-13 Texas Instruments Deutschland Verfahren zum Erfassen des Verbrauchs elektrischer Energie
US5463569A (en) * 1994-06-24 1995-10-31 General Electric Company Decimation filter using a zero-fill circuit for providing a selectable decimation ratio
US5548540A (en) * 1994-06-24 1996-08-20 General Electric Company Decimation filter having a selectable decimation ratio
DE59510984D1 (de) * 1994-09-05 2005-02-10 Landis & Gyr Ag Zug Anordnung zum Messen elektrischer Energie

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2357907A1 (fr) * 1976-07-07 1978-02-03 Heliowatt Werke Kilowattheuremetre a element de mesure statique
EP0377282A1 (de) * 1988-12-02 1990-07-11 General Electric Company Digitale Phasenkompensation für einen elektronischen Zähler
EP0634662A1 (de) * 1993-01-06 1995-01-18 Mitsubishi Denki Kabushiki Kaisha Elektronischer wattstundenzähler
EP0681235A2 (de) * 1994-05-05 1995-11-08 Landis & Gyr Technology Innovation AG Anordnung zum Summieren von Produkten zweier gleichen oder unterschiedlichen Signale

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
GARVERICK S L ET AL: "A PROGRAMMABLE MIXED-SIGNAL ASIC FOR POWER METERING", IEEE JOURNAL OF SOLID-STATE CIRCUITS, vol. 26, no. 12, 1 December 1991 (1991-12-01), pages 2008 - 2015, XP000272862 *

Also Published As

Publication number Publication date
EP0928423B1 (de) 2000-07-05
DE59701980D1 (de) 2000-08-10
EP0928423A1 (de) 1999-07-14
CA2266721C (en) 2004-05-25
CA2266721A1 (en) 1998-04-02
US6239589B1 (en) 2001-05-29
DE19639410A1 (de) 1998-04-02

Similar Documents

Publication Publication Date Title
EP0928423B1 (de) Messeinrichtung für elektrische leistung und verfahren zur messung der elektrischen leistung
EP1114326B1 (de) Elektrizitätszähler und eingangsbaustein für einen elektrizitätszähler
DE102004010707B4 (de) Energiezähleranordnung und Verfahren zum Kalibrieren
WO2000039703A1 (de) Verfahren zum synchronisieren von mehreren digitalen eingangssignalen
DE102008023535B4 (de) Elektronische Vorrichtung und Verfahren zur Auswertung einer variablen Kapazität
DE102007001221B4 (de) Mehrphasen-Elektroenergiezähler
DE3121448A1 (de) Elektronischer elektrizitaetszaehler
EP1700130B1 (de) Energiezähleranordnung
DE102012107021B4 (de) Vorrichtung und Verfahren zur Messung eines Wechselstroms
EP0970385B1 (de) Elektrizitätszähler
DE102013107567A1 (de) Vorrichtung und Verfahren zur Messung eines Wechselstroms
EP2742595A1 (de) Verfahren zum erzeugen eines digitalen signals
DE3207528A1 (de) Elektronischer wirkverbrauchszaehler
DE4221057A1 (de) Verfahren zum Erfassen des Verbrauchs elektrischer Energie
DE19532588C1 (de) Elektrizitätszähler
EP2190121A1 (de) Mehrkanaliger AD-Wandler
WO2001043257A1 (de) Differentialschutzverfahren
EP2820438A1 (de) Verfahren und vorrichtung zur messung von strömen oder magnetfeldern mit hall-sensoren
DE19513534A1 (de) Verfahren zum Messen des Energieverbrauchs aus einem Wechselspannungsnetz sowie Elektrizitätszähler zur Durchführung des Verfahrens
DE10044401C2 (de) Verfahren zum Erfassen des Verbrauchs elektrischer Energie
DE3245023C2 (de) Einrichtung zur Messung und Umwandlung von Impulsen
DE19905271A1 (de) AD-Wandler mit hochauflösener Kalibrierung
DE2709382A1 (de) Elektronischer energiezaehler
DE2919694A1 (de) Messvorrichtung fuer elektrische energie
DE2250498A1 (de) Verfahren zur elektronischen messung von leistung und energie mit direkter zeitverschluesselung der messgroessen

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CA US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FI FR GB GR IE IT LU MC NL PT SE

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 1997909184

Country of ref document: EP

ENP Entry into the national phase

Ref document number: 2266721

Country of ref document: CA

Ref country code: CA

Ref document number: 2266721

Kind code of ref document: A

Format of ref document f/p: F

WWE Wipo information: entry into national phase

Ref document number: 09275825

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1997909184

Country of ref document: EP

WWG Wipo information: grant in national office

Ref document number: 1997909184

Country of ref document: EP